انجام پروژه و پایان نامه دانشگاهی و نگارش مقاله ISI و شبیه سازی با نرم افزار Digsilent, Pspice, PLC, PSCAD, Matlab........ تلگرام:09371595667

محبوبترین محصولات

اطلاعیه فروشگاه

انجام پروژه دانشگاهی و شبیه سازی مقالات دررشته مهندسی و نگارش مقالات ISI ..........تلگرام:powerelectric4u@............

دانلود ترجمه مقاله A High Performance SEU Tolerant Latch 2015

دانلود ترجمه مقاله A High Performance SEU Tolerant Latch 2015

دانلود ترجمه مقاله A High Performance SEU Tolerant Latch 2015

 فایل وورد  تعداد صفحه: 25

لینک دانلود مقاله انگلیسی

 

خلاصه:

این مقاله یک عملکرد مناسب لچ به همراه تحمل بالا  آشفتگی تک موردی(SEU)  در تکنولوژی CMOS نانومتر را ارائه و تحلیل می کند. گره های داخلی لچ با استفاده از ترکیب مولر C-عناصر و با افزونگی دوگانه مدولار و بازخورد متقابل نسبت  به SEU ها ایمن و مقاوم می شوند. گره های خروجی انعطاف پذیربرای SEU هستند و اجازه می دهند که به مقدار منطقی صحیح هنگامی که SEU در گره ها خروجی رخ می دهد بازیابی شوند.توان اتلافی، تاخیر انتشار و بار گذاری بحرانی از لچ پیشنهاد شده تحمل بالا  SEU ارزیابی می شود و با نرم افزار SPICE شبیه سازی  و مورد بحث قرار می گیرد.نتایج شبیه سازی نشان می دهد که لچ پیشنهادی به دست آمده دارای مصالحه بهتری در نرخ خطای نرم، تاخیر، توان وناحیه  نسبت به لچ های سخت تر پیشین است. به طور متوسط لچ (high performance SEU Tolerance) HPST  نیاز به 70.31٪ قسمت فوقانی  ناحیه دارند، اما بارگذاری بحرانی را 71.05٪ بهبود می بخشد و تولید تاخیر توانی با 51.96٪ کاهش می یابد.بنابراین راه حل عالی  برای برنامه های است که نیاز به هر دو عملکرد بالا و قابلیت اطمینان بالا دارند. شبیه سازی مونت کارلو نیز  استحکام لچ پیشنهاد شده در حضور فرایند، تغییرات دما و ولتاژ (PVT). تایید می کند.

کلید واژه: خطای گذرا، خطای نرم، آشفتگی تک مورد،طرح تابش سخت، عنصر C


اشتراک بگذارید:


پرداخت اینترنتی - دانلود سریع - اطمینان از خرید

پرداخت هزینه و دریافت فایل

مبلغ قابل پرداخت 14,000 تومان

درصورتیکه برای خرید اینترنتی نیاز به راهنمایی دارید اینجا کلیک کنید


فایل هایی که پس از پرداخت می توانید دانلود کنید

نام فایلحجم فایل
tarjome-maghale_1856408_8579.zip1.2 MB





ترجمه مقاله LEAP: Layout Design through Error-Aware Transistor Positioning for Soft-Error Resilient Sequential Cell Design 2010

ترجمه مقاله LEAP: Layout Design through Error-Aware Transistor Positioning for Soft-Error Resilient Sequential Cell Design 2010 ترجمه مقاله LEAP: Layout Design through Error-Aware Transistor Positioning for Soft-Error Resilient Sequential Cell Design 2010  فایل وورد  تعداد صفحه: 20 دانلود مقاله انگلیسی   چکیده : در این مقاله یک طراحی آرایش کلی به نام LEAP ارائه شده است.این طراحی فراتر از تکنیک های طرح بندی سنتی است،مانند جداسازی گره،و به طور قابل توجهی کیفیت خطای نرم افزاری مدارهای دیجیتال با هزینه عملکرد نا ...

توضیحات بیشتر - دانلود 14,000 تومان

ترجمه مقاله Feedback Redundancy: A Power Efficient SEU-Tolerant Latch Design for Deep Sub-Micron Technologies

ترجمه مقاله Feedback Redundancy: A Power Efficient SEU-Tolerant Latch Design for Deep Sub-Micron Technologies ترجمه مقاله Feedback Redundancy: A Power Efficient SEU-Tolerant Latch Design for Deep Sub-Micron Technologies  فرمت فایل وورد  و تعداد صفحه  22 دانلود مقاله انگلیسی   مقدمه: کاهش مداوم در اندازه ویژگی های فناوری CMOS، حساسیت چنین مدارهای را به یک اغتشاش (SEU) ایجاد می کند که موجب تاثیر ضربه های ذرات بر روی فلیپ فلاپ سیستم می شود. این مقاله لچ مقاوم SEU  جدیدی را ارائه می د ...

توضیحات بیشتر - دانلود 14,000 تومان

آخرین محصولات فروشگاه